铁电晶体管(FeFET)具有非易失性数据存储、纳秒级的编程/擦除速度、低功耗操作、超长的数据保存时间以及与CMOS工艺兼容等优点,被认为是未来非易失存储器应用的候选器件。在5nm技术节点以下,由于器件栅长(小于18纳米)和铁电薄膜厚度(大约10纳米)相近,基于FinFET和水平环栅晶体管(GAAFET)的FeFET无法进一步微缩,而垂直环栅晶体管(VGAAFET)不受栅长的约束,同时在3D集成和布线上有明显优势,具有大幅增加集成度的潜力,因此更适合5纳米技术节点以下的FeFET结构。
微电子所集成电路先导工艺研发中心朱慧珑研究员团队利用自主研发的集成工艺,制造出了具有自对准栅极的铁电垂直环栅纳米晶体管(Fe-VSAFET),其中包括栅长为40纳米,沟道厚度为16纳米的纳米片和直径为30纳米的纳米线两类器件。该器件具有小于pA级的漏电,大于107的开关比,100ns级的编程/擦除速度,和2.3V的最大存储窗口等优异的电学特性,并且制程工艺与主流CMOS兼容。该成果近日以“Ferroelectric Vertical Gate-All-Around Field-Effect-Transistors with High Speed, High Density, and Large Memory Window”为题发表在《IEEE Electron Device Letters》上(DOI: 10.1109/LED.2021.3126771)。微电子所博士生黄伟兴为该文第一作者,朱慧珑研究员、张永奎高级工程师为该文通讯作者。
该成果得到中科院战略先导专项预研项目和微电子所所长基金项目资助。
论文链接:https://ieeexplore.ieee.org/document/9611160
图1.(a)Fe-VSAFET器件结构图,(b)-(e)Fe-VSAFET的TEM顶视和截面图
图2.(a)Fe-VSAFET直流电压扫描测试,(b)Fe-VSAFET脉冲编程/擦除特性测试,(c)Fe-VSAFET脉冲编程/擦除阈值电压累积分布函数,(d)Fe-VSAFET保留时间测试
科研工作