论文编号: 172511O120130238
第一作者所在部门:
论文题目: 祖冲之算法分析及其硬件实现
论文题目英文:
作者: 黑勇
论文出处:
刊物名称: 电视技术
: 2013-06-02
: 37
: 11
: 79
联系作者: 黑勇
收录类别:
影响因子:
摘要: 详细分析了3GPP LTE 国际加密标准祖冲之(ZUC)算法的结构及其硬件实现过程。ZUC 流式加密算法采用了线性反馈移位寄存器(LFSR),比特重组(BR)和非线性函数F 的三层结构设计,具有很高的安全性。同时,ZUC 算法在设计时就充分考虑了软硬件实现的低复杂度,因此非常适合于硬件实现。ZUC 算法在Altera 的Cyclone FPGA 上实现,需要2 013 个逻辑单元,不需要存储器。在中芯国际SMIC 0.18 μm 的CMOS 工艺上实现的芯片面积为109 823 μm2。
英文摘要:
外单位作者单位:
备注: