专利名称: | 高速低功耗乘法器的对称分割算法及电路结构 |
专利类别: | |
申请号: | 03138225.8 |
申请日期: | 2003-05-28 |
专利号: | CN1553310 |
第一发明人: | 李 莺 陈 杰 |
其它发明人: | |
国外申请日期: | |
国外申请方式: | |
专利授权日期: | |
缴费情况: | |
实施情况: | |
专利证书号: | |
专利摘要: | 本发明是一种高速低功耗高位数乘法器的算法及其实现结构,这种 乘法器基于高位数乘法运算的分割算法,将多位乘法运算分割后用低位 数的乘法器来实现,并采用多相时钟技术构成局部自定时系统在一个时 钟周期内完成整个运算。该乘法器经仿真验证,算法可靠,对于高位数 和超高位数乘法运算的快速实现,提出了全新的解决办法。同时,由于 分割后采用低位数乘法器,相比于传统多位数乘法器的实现方法,具有 高速度,低功耗,小面积的特点。本发明可广泛应用于通用和专用高性 能数字信号处理集成电路中。 |
其它备注: | |
科研产出