论文编号: | 172511O120100282 |
第一作者所在部门: | 二室一组 |
论文题目: | 千兆比特数据率LVDS接口电路设计 |
论文题目英文: | |
作者: | 矫逸书、周玉梅、蒋见花 |
论文出处: | 其他国内刊物 |
刊物名称: | 固体电子学研究与进展 |
年: | 2010 |
卷: | 30 |
期: | 1 |
页: | |
联系作者: | |
收录类别: | |
影响因子: | 0.211 |
摘要: | 设计了一个采用 0.18um 1.8V/3.3V CMOS工艺制造的千兆比特数据率 LVDS I/O 接口电 路。发送器电路采用内部参考电流源和片上匹配电阻,使工艺偏差、温度变化对输出信号幅度的影 响减小 50%;接收器电路采用一种改进的结构,通过检测输入共模电平,自适应调整预放大器偏置 电压,保证跨导 Gm 在 LVDS 标准[1] 要求的共模范围内恒定,因此芯片在接收端引入的抖动最小。 芯片面积0.175mm2 ,3.3V 电源电压下功耗为 33mW,测试表明此接口传输速率达到 1Gb/s。 |
英文摘要: | |
外单位作者单位: | |
备注: | |
科研产出