专利名称: | 并发、软件低功耗计算单元电路实现结构 |
专利类别: | |
申请号: | 03147653.8 |
申请日期: | 2003-07-15 |
专利号: | CN1570843 |
第一发明人: | 张馨 陈杰 |
其它发明人: | |
国外申请日期: | |
国外申请方式: | |
专利授权日期: | |
缴费情况: | |
实施情况: | |
专利证书号: | |
专利摘要: | 本发明一种并发、软件低功耗运算单元电路结构,其中包括:一输入寄存器,该输入寄存器分为一标志位寄存器和一操作数寄存器;一N位并发、软件低功耗运算单元电路,该N位运算单元电路与输入寄存器相连,该N位并发、软件低功耗运算单元电路包括一模式选择模块、移位运算模块、中间数据处理模块和算术逻辑运算模块,其中模式选择模块的输出端分别与移位运算模块和中间数据处理模块的输入端相连接,移位运算模块的输出与中间数据处理模块的输入连接,中间数据处理模块的输出与算术逻辑运算模块的输入连接。 |
其它备注: | |
科研产出