专利名称: | 一种频率合成器芯片版图结构 |
专利类别: | |
申请号: | 200910303374.X |
申请日期: | 2009-06-18 |
专利号: | CN101587509 |
第一发明人: | 郭桂良 阎跃鹏 杜占坤 |
其它发明人: | |
国外申请日期: | |
国外申请方式: | |
专利授权日期: | |
缴费情况: | |
实施情况: | |
专利证书号: | |
专利摘要: | 本发明公开了一种频率合成器芯片版图结构,属于集成电路设计技术领域。所述频率合 成器芯片版图由第一版图区、第二版图区、第三版图区、第四版图区、第五版图区和第六版 图区组成;第一版图区、第二版图区、第三版图区、第四版图区和第五版图区位于频率合成 器芯片版图的中央;第一版图区与第二版图区相连,第二版图区与第五版图区相连,第二版 图区与第四版图区相连,第四版图区与第三版图区相连,第四版图区与第五版图区相连;第 六版图区平均分布在频率合成器芯片版图的四周和四个角上。本发明频率合成器芯片各个版 图区布局固定,位置布局合理,优化了频率合成器芯片的设计,从而减小了数字噪声对模拟 /射频电路的干扰,使数字模拟信号不互相干扰。 |
其它备注: | |
科研产出